メインコンテンツに移動

グエン ゴク ビィン

Nguyen Ngoc BINH

経歴

  • キシニョフ国立大学応用数学学士(現モルドバ国立大学),豊橋技術科学大学大学院工学研究科修士課程修了(情報工学専攻),大阪大学大学院基礎工学研究科博士後期課程修了(工学博士),豊橋技術科学大学名誉博士
  • 元ハノイ国家大学工科大学(VNU-UET)学長,元ハノイ国家大学国際フランス語圏研究所(VNU-IFI)所長,元ハノイ工科大学図書館情報ネットワークセンター(HUT-LINC)センター長
  • ACM/IEEE Member,電子情報通信学会(IEICE),ベトナム情報処理学会(VAIP),ベトナム電子通信学会情報通信研究機構(NICT)国際顧問,元ベトナム電子通信学会(REV)会長
  • 元「ベトナム元日本留学生協会」会長(現名誉会長),元「ASEAN元日本留学生評議会(ASCOJA)」会長,元ASJA International(日本外務省)理事,元越日友好協会副会長
  • 京都情報大学院大学副学長
 

メッセージ

科学技術革新が経済社会発展とグローバル化をますます促進する中,日本は社会需要を満たすために,人を中心としたスーパースマートソサエティに向けて「ソサエティ5.0」を展開しています。

また,ヨーロッパや多くの国々では,知的生産を生産と社会の発展の中心とする第4次産業革命を実現しています。日本の「ソサエティ5.0」と第4次産業革命には共通点があります。それは,情報・通信技術をベースとするハイスピードインターネット接続やIoT,AI,BigData,スマートマシン,ナレッジマネジメント等々を取り込んでいることです。そのような中,ICTは社会需要を満たすためにさまざまな分野をつなぐ上で,産業発展の中心になり,重要な役割を果たしています。一方,社会需要は産業を通してICTの研究開発を促進する新たな課題を作り出しています。

京都情報大学院大学(KCGI)は,応用情報技術の教育,研究に伝統と実績があります。日本国内や海外の大学・研究機関で経験豊富な教授陣,日本のさまざまな企業で活躍した実務家教員たちがいます。将来,高度専門職業人やICTの応用技術者,トップマネージャーになる夢を持つ学生にとって,情報技術やそれらの関連分野の最先端の知識を得ることのできる場所です。KCGIは「地球市民」を養成し,ソサエティ5.0および第4次産業革命に必要なICT人材を育成することに貢献しています。

世界中から集まった仲間とともにKCGIで学び,あなたの夢を実現してください。

担当科目

  • ソフトウェア工学
  • 情報倫理

専門分野

  • 埋め込みシステムの協調設計最適化手法
  • ソフトウェア工学
  • 知識科学(Data Science, AI, Big Data, KDD&DM)

業績

  • C.T.M.Hue,D.D.Hanh,and N.N.Binh:“USLTG: A Test Case Automatic Generation by Transforming Use Cases,” Int’l Journal of Software Engineering and Knowledge Engineering Journal IJSEKE, 2019. ISSN (online): 1793-6403 (Accepted, ISI indexed).
  • C.T.M.Hue,D.D.Hanh,N.N.Binh,and L.M. Duc:“USL: A Domain-Specific Language for Precise Specification of Use Cases and Its Transformations,”Int’l journal Informatica,Vol 42(3), pp. 323-343, 2018. ISSN 0350-5596. (Scopus indexed)
  • N.N.Binh: “Instruction Set Optimization for ASIP Design,” VNU Publisher, Hanoi, 2017, June 2017 (ISBN: 978-604-934-862-4)
  • T.N.Phu, N.Q. Dzung, L.V. Hoang, and N.N. Binh: “Towards Malware Detection in Routers with C500-toolkit,” Proc. of the ICoICT 2017 Conference, Malaysia, 17-19 May 2017.
  • N.N.Binh, P.V. Huong, and B.N. Hai: “A New Approach to Embedded Software Optimization based on Reverse Engineering,” IEICE Trans. on Information and Systems, Vol.E98-D, No.6, pp. 1166-1175, June 2015.
  • N.N.Binh: “Embedded Software Engineering,” VNU Publisher, Hanoi, 2014 (Textbook)
  • P.V.Huong, N.N. Binh, and P.N. Thanh: “Optimizing Occupied Memory of Embedded Software in the Design Phase,” Journal of Computer Science and Cybernetics, V.28, N.3, pp. 234-244, 2012.
  • P.V.Huong and N.N. Binh: ”Design and Generating Code for Embedded Systems Based on DSL and T4,” Journal of Computer Science and Cybernetics, V.28, N.4, pp. 323-332, 2012.
  • P.V.Huong and N.N. Binh: “Embedded System Architecture Design and Optimization at the Model Level,” Int’l Journal of Computer and Communication Engineering (IJCCE), Vol. 1, No. 4, pp. 345-349, Nov. 2012. (ISSN: 2010-3743).
  • Ho,T.B., Kawasaki, S., and Nguyen, N.B. (N.N. Binh): “Cluster-based Information Retrieval with Tolerance Rough Set Model,” Int’l Journal of Fuzzy Logic and Intelligent System, pp. 26-32, Vol. 1. Extension of the paper in Proc. of the 2nd Int’l Symposium on Advanced Intelligent Systems, pp. 6-11. Korea, Aug. 2001.
  • Ho,T.B. and Nguyen, N.B. (N.N. Binh): “Document Clustering by Tolerance Rough Set Model,” Int’l Journal of Intelligent Systems, pp. 199-212, Vol.17. John Wiley & Sons, Inc., 2002.
  • N.N.Binh, M. Imai, and Y. Takeuchi: “A Performance Maximization Algorithm to Design ASIPs under the Constraint of Chip Area Including RAM and ROM Sizes,” Proc. of ASP-DAC'98, pp. 367-372, Yokohama, Japan, Feb. 1998.
  • N.N.Binh, M. Imai, and Y. Takeuchi: “An Optimization Algorithm for High Performance ASIP Design with Considering the RAM and ROM Sizes,” IEICE Trans. Fundamentals, Vol.E81-A, No.12, pp.2612 - 2620, Dec. 1998.
  • N.N.Binh, M. Imai, A. Shiomi, and N. Hikichi: “A Hardware/Software Partitioning Algorithm for Designing Pipelined ASIPs with Least Gate Counts,” Proc. of the 33rd IEEE/ACM Design Automation Conference (DAC'96), pp. 527-532, Las Vegas, USA, Jun. 1996.
  • N.N.Binh, M. Imai, A. Shiomi, and N. Hikichi: “Optimal Instruction Set Design through Adaptive Database Generation,” IEICE Trans. Fundamentals, Vol. E79-A, No.3, pp. 347 - 353, Mar. 1996.
  • N.N.Binh, M. Imai, A. Shiomi, N. Hikichi, Y. Honma, and J. Sato: “An Efficient Scheduling Algorithm for Pipelined Instruction Set Processor and Its Application to ASIP Hardware/Software Codesign,” IEICE Trans. Fundamentals, Vol.E78-A, No.3, pp. 353-362, Mar. 1995.
  • N.N.Binh, M. Imai, A. Shiomi, and N. Hikichi: “An Instruction Set Optimization Algorithm for Pipelined ASIPs,” IEICE Trans. Fundamentals, Vol.E78-A, No.12, pp. 1707-1714, Dec.1995.

受賞

  • 電子情報通信学会優れた研究結果受賞(東海支部)
  • 日本外務省賞
  • 大阪大学Global Alumni Fellow